HETEROGENEOUS ARCHITECTURES DESIGN CONTEST
(Laboratorio informatico, Didattica frontale)
- Lingua: INGLESE
- Sede: MILANO CITTÀ STUDI
- Iscrizioni: 17-03-2023alle ore 12:00 del
10-04-2023 - Area tematica: Tecnologia e società
Candidatura terminata, attività in valutazione
Vota il corso
Annulla il voto
Vuoi che questo corso sia riproposto?1 persone hanno già votato
- Docente responsabile
- SANTAMBROGIO MARCO DOMENICO
- CCS proponenti
- Ingegneria Informatica
- CFU
- 2
- Ore in presenza
- 10
- Prerequisiti
- Conoscenza base delle architetture dei calcolatori
- Conoscenza solida di programmazione, preferibilmente ad oggetti
- N° max studenti
- 100
- Criteri di selezione
- Precedenza a studenti che hanno frequentato il corso di "Architetture dei Calcolatori e Sistemi Operativi" e "Advanced Computer Architectures"
- Precedenza a studenti che dimostrino conoscenze in hardware design e FPGA
- Parole chiave:
- Architetture dei calcolatori, RISC-V, digital design
- Tag
- Informatica, Ingegneria
Descrizione dell'iniziativa
La fine della legge di Moore rappresenta un cambio di paradigma nel mondo delle architetture dei calcolatori.Sistemi omogenei con CPU single-core e multi-core stanno lasciando spazio a sistemi eterogenei composti da collezioni di componenti specializzati. Questo trend coinvolge tutti i settori di mercato, da mobile a desktop, fino ad arrivare ai server ad alte performance per datacenter.La specializzazione dell'hardware è oggi la strada più conveniente per ottenere alte performance in diversi domini applicativi, dall'intelligenza artificiale al processing grafico.In questo corso, gli sudenti impareranno a progettare System on Chip specializzati per un particolare dominio applicativo attraverso Chipyard, un framework open-source basato su RISC-V per la generazione di SoC.Il corso tratterà di design digitale in Chisel, un linguaggio di costruzione hardware basato sul paradigma di programmazione ad oggetti. Gli studenti impareranno ad integrare i diversi componenti già presenti in Chipyard, che includono diversi proecssori RISC-V e acceleratori a dominio specifico.Gli studenti saranno poi divisi in gruppi e potranno scegliere uno tra due domini applicativi presentati durante il corso per sviluppare un SoC specializzato sul dominio scelto.L'obbiettivo del design contest è realizzare e prototipare un SoC, massimizzando le performance ottenute su un algoritmo e dataset che saranno forniti ai partecipanti, rimanendo all'interno delle limitazioni imposte dal sistema di prototipizzazione.
Periodo di svolgimento
dal Aprile 2023 a Giugno 2023
Calendario
Il calendario del corso è visibile sul calendario: tinyurl.com/PiAatDEIBPer le lezioni di questo corso si cerchi #HADC
- 13/04/2023 - 18:00/20:00
- 20/04/2023 - 18:00/20:00
- 27/04/2023 - 18:00/20:00
- 04/05/2023 - 18:00/20:00