FPGA101

(Laboratorio informatico, Didattica frontale)

  • Lingua: INGLESE, ITALIANO
  • Sede: AULA VIRTUALE, MILANO CITTÀ STUDI
  • Iscrizioni: 29-09-2022alle ore 12:00 del
    11-10-2022
  • Area tematica: Strumenti|Tecnologia e società
Candidatura terminata, attività in valutazione
Annulla il voto
Docente responsabile
SANTAMBROGIO MARCO DOMENICO
CCS proponenti
Ingegneria Informatica
CFU
2
Ore in presenza
18
N° max studenti
50
Parole chiave:
FPGA, HHPC, Sistemi Adattabili e Riconfigurabili
Tag
Informatica, Ingegneria, Tecnologie dell'informazione

Descrizione dell'iniziativa

Il corso si propone di introdurre gli studenti al campo dei sistemi informatici adattabili e riconfigurabili basati su FPGA, discutendo l'architettura del sistema, i diversi flussi di progettazione e come interagire con essi.Per far fronte al ritmo dell'innovazione in continua evoluzione, alle esigenze di mutazione degli utenti, alle modifiche ai requisiti di sistema, agli aggiornamenti dei protocolli di comunicazione e della codifica dei dati, alle svariate revisioni del sistema e alle richieste di supportare diverse applicazioni utente, molte emergenti nella comunicazione, nella tecnologia dell'informazione e nell'elettronica di consumo, i produttori devono progettare sistemi flessibili a livello hardware dopo la produzione e il rilascio. Pertanto, i sistemi di calcolo adattivo sono un'opportunità unica per fornire silicio altamente ottimizzato e riconfigurabile a livello hardware che garantisce la specializzazione e la flessibilità del dominio. In effetti, stanno diventando onnipresenti ed essenziali in molti campi.Il corso mira a fornire un approccio metodologico a tali sistemi per demistificare sistemi così complessi e responsabilizzare il nuovo progettista con decisioni ingegneristiche sui compromessi di co-design HW/SW. I temi principali vertono sull'introduzione ai sistemi adattabili e riconfigurabili e ai flussi di progettazione degli FPGA, Vivado e Vitis HLS; quindi il corso prevede tre moduli ortogonali che si concentrano su sistemi specifici, sui loro flussi di progettazione e su come interagire con essi e sono: Edge Reconfigurable System On Chip, HPC Accelerator Cards, AI Inference Accelerators. Alla fine del corso, gli studenti devono portare avanti un progetto di tipo didattico per completare il proprio corso (facoltativamente in team fino a 2 partecipanti), concordato con il docente.Gli studenti desiderosi di perseguire hard skills più avanzate nel percorso FPGA e Adaptive Systems possono continuare nel semestre successivo nel contesto del Xilinx Open Hardware design contest (http://www.openhw.eu/). Lo Xilinx Open Hardware, XOHW, è un concorso di design a livello europeo e asiatico, nato nel 2015 e promosso da Xilinx, e vede gli FPGA al centro dello sviluppo del progetto da parte di team fino a 3 partecipanti. Come Politecnico di Milano partecipiamo dal 2016 e da allora siamo arrivati più volte tra i finalisti. Con questo corso vogliamo aprire a tutti gli studenti del Politecnico l'opportunità di partecipare a questo concorso supportati da esperti di dominio e studenti che hanno già partecipato e vinto lo XOHW. In questo modo, miriamo a creare un contesto eterogeneo in cui questa caratteristica aiuterà lo sviluppo di idee innovative da realizzare poi in vari progetti.

Periodo di svolgimento

dal Ottobre 2022 a Dicembre 2022

Calendario

  • 17 , Ottobre, 18-20 - Aula PT1, Ed. 20 - Piano Terra
  • 20 , Ottobre, 18-20 - Aula PT1, Ed. 20 - Piano Terra
  • 24 , Ottobre, 18-20 - Beta, Ed. 24 - Piano Terra
  • 27, Ottobre, 18-20 - Aula PT1, Ed. 20 - Piano Terra
  • 14 , Novembre, 18-20 - Aula PT1, Ed. 20 - Piano Terra
  • 17 , Novembre, 18-20 - Aula PT1, Ed. 20 - Piano Terra
  • 24 , Novembre, 18-20 - Aula PT1, Ed. 20 - Piano Terra
  • 28 , Novembre, 18-20 - Aula PT1, Ed. 20 - Piano Terra
  • 1, Dicembre, 18-20 - Aula PT1, Ed. 20 - Piano Terra
Torna alla pagina precedente